
Namun bedanya, arsitektur seperti ini akan jauh menghemat banyak gate dan op-amp daripada flash ADC. Yang mutlak diperlukan dari rancangan ADC jenis ini adalah op-amp yang super teliti dan rendah noise. (syarat umum untuk sebuah ADC).
Karena aku belum menemukan referensi dan karena kemiripan dengan flash ADC, maka arsitektur ini aku beri nama Binary Tree - Flash ADC.
Nah, sekarang dari arsitektur di atas aku mencoba untuk mereka-reka rangkaian analognya.
Ini adalah rangkaian dari setiap stage(bit output). Bisa dibikin lebih simple ga?

Update 1 Juli 2010:
Ternyata ADC seperti ini sudah dipatenkan di AS dengan nama Domino asynchronous successive approximation ADC. Aku terlambat 5 tahun untuk menemukan ini. Lihat di sini atau di sini !.
No comments:
Post a Comment